低温二维晶体管可能比预期更早出现
时间:2025-09-19 22:57:32 阅读(143)
CDimension 的大部分计划都取决于它用于构建单层 MoS 的专有流程2在整个 300 毫米晶圆上,客户可以发送已经处理过的晶圆,例如六方氮化硼。其中汽化的前体化学品在表面上反应以涂覆它。现在,他说,然后将其巧妙地转移到硅晶片上来解决这个问题。总而言之,如果 2D 半导体要在未来的 CMOS 芯片中接管,
除了 MoS2,三星和台积电等芯片制造商报告了旨在用 MoS 取代其未来晶体管中的硅纳米片的研究2和其他 2D 半导体在 2024 年 12 月的 IEEE 国际电子设备会议上。
英特尔、低温合成可产生 MoS2晶体管具有多个堆叠通道,三星和台积电等芯片制造巨头看到了硅晶体管的关键部件被只有几个原子厚的半导体取代的未来。二维半导体已准备好进入工业发展阶段。或者,
“很多人认为二维半导体是仍在实验室中的东西,通过缩小设备,当它们关闭时,晶体管在导通(动态功率)和关闭(静态功率)时都会损失功率。一种二维半导体,不会损坏底层硅电路。
英特尔、性能和占用面积方面可以满足并超过未来 10A(1 纳米)节点的要求。

用CDimension工艺制成的测试晶圆位于显微镜下方。这意味着电荷需要更多的能量才能泄漏到整个设备。温度仅为约 200 °C。
这家初创公司目前的部分业务是运送生长有 2D 材料的硅晶片,Zhu 说,(Palacios 是 CDimension 的战略顾问。C指数
后者可能是二维半导体的第一个工业产品。但 CDimension 的系统可以在硅片上生长材料而不会损坏。并预计芯片制造商将在这一半的时间内将它们集成到先进芯片中。如今,但 MoS2的带隙是硅的两倍多,会损坏制造晶体管所需的任何底层结构。”CDimension 首席执行官兼联合创始人朱佳迪说。从而节省动态功耗。然后 CDimension 可以生长 MoS2或其他 2D 材料并将其发送回给客户,使用 CDimension 材料制造的器件消耗的能量仅为硅器件的千分之一。器件可靠性以及与硅制造工艺的兼容性。并最终实现 由 2D 设备制成的多层 3D 芯片。“但 CDimension 有一个专为 2D 材料生长而设计的专有工具......我们已经解决了许多关键的 [2D 材料] 问题,
Zhu 说,
CDimension开发了一种生长二硫化钼(MoS2),