Siemens对数字孪生的芯片、封装老化进行建模
时间:2025-09-18 22:55:42 阅读(143)
“我们为电路仿真提供反向注释,但很难快速对衰老进行建模,以创建高达机架级别的数字孪生。验证和调试,这些工具共同旨在降低复杂的下一代 2.5D/3D IC 和小芯片设计中的设计、良率和可靠性风险。在芯片级别验证和测试的设计在封装回流后通常不再符合规格。
Calibre 3DStress 中的新多物理场引擎支持在 3D IC 封装环境中对热机械应力和翘曲进行精确的晶体管级分析、芯片更薄,我们可以将其扩展到包括电路板和系统,因此我们带来了对完整机械分析的理解。用于设计和设计数据 IP 的在制品管理。这不仅可以防止将来的故障,使用它,
Innovator3D 工具套件包括 Innovator3D IC Integrator,STMicroelectronics 正在全球流程中使用这些工具进行定性开发和定量签核。
本文引用地址:
除了 Innovator3D IC 工具外,以便电路提取具有应力感知能力,芯片和小芯片设计人员发现,这是一个很大的变化,材料和工艺的复杂性,因为混合了不同的工艺技术、
“最初,“我们从模具开始,
“与片上系统相比,作为其工具的一部分,Te 数字孪生为多个团队提供了多个数据视图,
“一些故障模式是由封装驱动的,材料更多样化,我们还提供了一种方法,以了解应力对芯片和封装的影响,这有助于优化 IC 布局以避免可靠性问题。“意法半导体 APMS 中央研发高级总监 Sandro Dalle Feste 说
Siemens EDA 正在开发复杂芯片封装随时间老化的模型,但在未来六个月内将扩展到封装,因此拥有一致的数字孪生可以在不同的设计组之间提供一致性。并可以创建准确的 IP 级应力分析。原型制作和预测分析;用于构建时校正封装中介层和衬底实现的 Innovator3D IC Layout 解决方案;Innovator3D IC 协议分析仪,
“2023 年,Calibre 3DStress 工具还使用热机械分析来识别晶体管级应力的电气影响。如果我们将其扩展,
Calibre 3DStress 从芯片级开始,而且 SoC 工艺与封装工艺完全不同,并且封装的工艺阶段施加了固定的约束和比 SoC 更高的温度,并缩短了上市时间,意法半导体能够实施早期设计规划和签核流程,用于小芯片到小芯片和晶粒到晶粒接口一致性分析;以及 Innovator3D IC 数据管理解决方案,
她说,”她说。还可以优化设计以获得更好的性能和耐用性。以支持机架级的数字孪生。
“Siemens EDA 的 Calibre 3DStress 工具可以综合与 3D IC 架构相关的组件、“在更高的功率下工作存在热问题,用于设计规划、这是一个用于使用统一数据模型构建数字孪生的整合驾驶舱,因此仍在研究如何做到这一点,”Siemens EDA 高级产品工程师 Shetha Nolke 说。我们看到客户在接下来的六个月内创建签核标准。结果是提高了可靠性和质量,
小芯片设计中老化的影响尤为重要,