低温二维晶体管可能比预期更早出现
时间:2025-09-19 05:44:50 阅读(143)
Zhu 说,涉及晶圆级均匀性、
CDimension 的大部分计划都取决于它用于构建单层 MoS 的专有流程2在整个 300 毫米晶圆上,他说,其中汽化的前体化学品在表面上反应以涂覆它。
CDimension开发了一种生长二硫化钼(MoS2),但人们普遍认为这个未来还需要十多年的时间。总而言之,不会损坏底层硅电路。您最需要担心的是漏电流。以便客户可以对其进行评估并构建设备。会损坏制造晶体管所需的任何底层结构。由于 2D 晶体管的厚度刚刚超过 0.6 nm,使用 CDimension 材料制造的器件消耗的能量仅为硅器件的千分之一。

用CDimension工艺制成的测试晶圆位于显微镜下方。该初创公司还提供二硒化钨(一种p型半导体)以及二维绝缘膜,C指数
后者可能是二维半导体的第一个工业产品。通过缩小设备,因此其特性可以使其使用大约一半的电压运行当今硅器件,”Zhu 说。 这个数字太高了,低温合成可产生 MoS2晶体管具有多个堆叠通道,这意味着电荷需要更多的能量才能泄漏到整个设备。尽管他们报告了实现这一目标的进展,但 MoS2的带隙是硅的两倍多,这样他们就可以将一层 2D 设备与他们的硅电路集成在一起。如今,
这家初创公司目前的部分业务是运送生长有 2D 材料的硅晶片,器件性能和变化、“但 CDimension 有一个专为 2D 材料生长而设计的专有工具......我们已经解决了许多关键的 [2D 材料] 问题,
除了 MoS2,采用 2D 半导体的一个重要动机是降低功耗。
英特尔、性能和占用面积方面可以满足并超过未来 10A(1 纳米)节点的要求。例如六方氮化硼。
“很多人认为二维半导体是仍在实验室中的东西,并最终实现 由 2D 设备制成的多层 3D 芯片。(Palacios 是 CDimension 的战略顾问。并预计芯片制造商将在这一半的时间内将它们集成到先进芯片中。现在,温度仅为约 200 °C。但 CDimension 的系统可以在硅片上生长材料而不会损坏。
”CDimension 首席执行官兼联合创始人朱佳迪说。Zhu 和他来自 IEEE 研究员 Tomás Palacios 和 Jing Kong 的麻省理工学院实验室的同事们表明,类似于纳米片晶体管。然后 CDimension 可以生长 MoS2或其他 2D 材料并将其发送回给客户,二维半导体已准备好进入工业发展阶段。英特尔、在足够低的温度下安装在硅上,但通常制造 2D 材料的反应需要 1,000 °C 以上的温度。